职位描述
该职位还未进行加V认证,请仔细了解后再进行投递!
职位描述:
工作职责:
1. 负责数字模块设计,编写spec和rtl。
2. 负责模块级验证,编写test plan,开发验证环境,生成test cases。
3. 协助后端工程师进行综合、时序分析、dft和pr。
任职资格:
1. 3年以上数字设计工作经验,计算机、通信、电子相关专业硕士或本科学历。
2. 良好的verilog和system verilog设计能力。
3. 掌握perl/tcl/makefile/shell等脚本语言。
4. 熟悉基于arm核的soc/mcu。
5. 熟悉amba总线协议。
6. 熟悉以下一种或多种soc/mcu 外设ip(usb, ethenet, sdio, can, usart, spi, i2s, i2c, etc) 。
7. 良好的拼搏精神和团队合作能力。
工作职责:
1. 负责数字模块设计,编写spec和rtl。
2. 负责模块级验证,编写test plan,开发验证环境,生成test cases。
3. 协助后端工程师进行综合、时序分析、dft和pr。
任职资格:
1. 3年以上数字设计工作经验,计算机、通信、电子相关专业硕士或本科学历。
2. 良好的verilog和system verilog设计能力。
3. 掌握perl/tcl/makefile/shell等脚本语言。
4. 熟悉基于arm核的soc/mcu。
5. 熟悉amba总线协议。
6. 熟悉以下一种或多种soc/mcu 外设ip(usb, ethenet, sdio, can, usart, spi, i2s, i2c, etc) 。
7. 良好的拼搏精神和团队合作能力。
工作地点
地址:武汉洪山区上海-张江
![](http://img.jrzp.com/jrzpfile/rcw/SearchJob/images/jg.png)
![](https://img.jrzp.com/images_server/comm/nan.png)
职位发布者
HR
武汉新芯集成电路制造有限公司
![](http://img.jrzp.com/jrzpfile/provincercw/images/sfrz_yrz.png)
-
电子技术·半导体·集成电路
-
1000人以上
-
公司性质未知
-
武汉市东湖新技术开发区高新四路18号